Abaixo, encontram-se detalhes sobre as palestras da ERAD/RS 2023.
Horário e local: 10/05 (17:30 - 18:30) — Auditório do Prédio 32
Resumo: The cloud computing paradigm democratized compute infrastructure access to millions of resource-strained organizations, applying economics of scale to massively reduce infrastructure costs. In the High Performance Computing (HPC) context, the benefits of using public cloud resources make it an attractive alternative to expensive on-premises HPC clusters. In this talk, we discuss the challenges and limitations of current solutions and present our three recent contributions to this area: (i) HPC@Cloud: a provider-agnostic software framework that comprises a set of key software tools to assist in the migration, test and execution of HPC applications in public clouds; (ii) fault tolerance strategies based on in-memory checkpoint restart considering the particularities of unreliable cloud computing environments (a.k.a spot market); and (iii) an empirical approach for estimating cloud infrastructure costs to help researchers gain a quick impression of the pros and cons of the reserved and spot cloud options for CPU-intensive physics simulations and similar classes of applications.
Márcio Castro é professor do Departamento de Informática e Estatística (INE) e pesquisador do Programa de Pós-Graduação em Ciência da Computação (PPGCC) da Universidade Federal de Santa Catarina (UFSC). Doutor em Ciência da Computação pela Université Grenoble Alpes (França). Bacharel e Mestre em Ciência da Computação pela Pontifícia Universidade Católica do Rio Grande do Sul (PUCRS). Recebeu título de Láurea Acadêmica da PUCRS e prêmio de Aluno Destaque da Sociedade Brasileira de Computação (SBC) em 2006 devido ao destacado aproveitamento acadêmico em atividades de ensino, pesquisa e extensão durante a graduação. Conquistou o prêmio de melhor tese de doutorado do Concurso de Teses e Dissertações em Arquitetura de Computadores e Computação de Alto Desempenho (WSCAD-CTD) em 2013. Realizou pós-doutorado em 2013 no Institut National de Recherche en Informatique et en Automatique (INRIA), França. Posteriormente, realizou pós-doutorado no Grupo de Processamento Paralelo e Distribuído (GPPD) da Universidade Federal do Rio Grande do Sul (UFRGS). Coordenou e/ou participou da organização de eventos nacionais e internacionais, tais como IEEE International Parallel & Distributed Processing Symposium (IPDPS), IEEE International Symposium on Computer Architecture and High Performance Computing (SBAC-PAD), Simpósio em Sistemas Computacionais de Alto Desempenho (WSCAD), Workshop em Desempenho de Sistemas Computacionais e de Comunicação (WPerformance) e Escola Regional de Alto Desempenho da Região Sul (ERAD/RS). Atua como revisor de diversos periódicos da área de Computação Paralela e Distribuída, tais como IEEE Transactions on Parallel and Distributed Computing (TPDS), Parallel Computing (PARCO), Concurrency and Computation: Practice and Experience (CCPE), Journal of Parallel and Distributed Computing (JPDC), International Journal of Parallel Programming (IJPP) e Cluster Computing (CLUSTER). É membro do conselho editorial do periódico International Journal of Grid and Utility Computing (IJGUC). Realiza pesquisa em temas relacionados à área de Processamento Paralelo e Distribuído, tais como computação de alto desempenho, modelos de programação paralela e distribuída, arquiteturas multicore e manycore, aplicações científicas paralelas, escalonamento em arquiteturas paralelas e sistemas operacionais para processadores manycore e computação em nuvem. Atualmente é membro da Comissão Executiva da Comissão Regional de Alto Desempenho da Região Sul (CRAD/RS) e do Comitê Gestor da Comissão Especial de Arquitetura de Computadores e Processamento de Alto Desempenho (CE-ACPAD) da Sociedade Brasileira de Computação (SBC).
Horário e local: 11/05 (18:30 - 19:30) — Auditório do Prédio 32
Resumo: One of the main challenges for modern processors is the data transfer between processor and memory. Such data movement implies high latency and high energy consumption. In this context, Near-Data Processing (NDP) proposals have started to gain acceptance as accelerator devices. Such proposals alleviate the memory bottleneck by moving instructions to data whereabouts. The first proposals date back to the 1970s, but only in the 2010s could we observe an increase in papers addressing NDP. It occurred with the appearance of 3D and 2.5D stacked chips using Through-Silicon Via (TSV) with logic and memory stacked layers. This talk presents a brief history of these accelerators, focusing on the applications domains migrated to near-data and the proposed architectures. It also presents a taxonomy to classify architectural proposals according to their data distance.
Marco Zanata received a B.Sc. degree in Computer Science at UNESP (2006) and a master's and Ph.D. degree in Computer Sciences from UFRGS (2009 and 2014, respectively). He worked as a postdoctoral researcher at UFRGS between 2014 and 2016. Adjunct professor at UFPR since 2016 with Informatics Department, UFPR, in charge of computer architecture and parallel programming. Research on memory architecture, multiprocessing systems, and parallel processing.
Horário e local: 10/05 (11:30 - 12:00) — Auditório do Prédio 32
Resumo: Nesta palestra serão apresentadas as soluções de hardware para computação de alto desempenho que a empresa fornece, com especial foco nas soluções da Dell Technologies, e também os serviços especializados em HPC que disponibiliza. Adicionalmente o apresentador irá falar sobre as tendências deste mercado e sobre as diferentes maneiras de angariar fundos para pesquisas.
Paulo César Fonseca atua há mais de 10 anos no mercado de tecnologia da informação e especializou-se em computação de alto desempenho. Graduado em tecnologia da informação e análise e desenvolvimento de sistemas, Paulo atuou em empresas multinacionais e nacionais em áreas técnicas e comerciais. Na Versatus HPC há 7 anos, atua como gerente de contas para academia e centros de pesquisa.
Horário e local: 10/05 (14:00 - 14:30) — Auditório do Prédio 32
Resumo: Nesta palestra Leonardo Fialho apresentará a visão da EVIDEN para o futuro da era Exascale. O que esperar da computação de alto desempenho quando o que era grande ficará ainda maior? Quais são os desafios do Exascale? O que é possível fazer? Quais as limitações de hardware? Quais as limitações da física? O que vem por aí? Uma breve visão do futuro que se materializará nos próximos anos dentro e fora da EVIDEN.
Leonardo Fialho é diretor de Delivery & Suporte da EVIDEN para a América do Sul, responsável pela entrega de todas as soluções de HPC e Computação Avançada da Eviden. Possui doutorado (2011) e mestrado (2008) pela Universidad Autònoma de Barcelona, realizou um post-doc na Dublin City University (Irlanda, 2012), foi pesquisador associado da Universidade do Texas em Austin trabalhando diretamente no Texas Advanced Computing Center por 3 anos (2012-2015) e desde 2016 é professor associado do programa de modelagem computacional do CIMATEC em Salvador, Bahia. Contribuiu extensivamente parta a implantação do centro de supercomputação do CIMATEC onde liderou diversos projetos de pesquisa e desenvolvimento. Também implantou em 2015 e lidera até hoje o centro de pesquisa e desenvolvimento da EVIDEN (Bull) no Brasil.
Horário e local: 10/05 (16:30 - 17:30) — Auditório do Prédio 32
Resumo: Com algumas pitadas da história dos últimos 30 anos da ciência da computação no Brasil, falaremos da história da Empresa Supermicro, um importante player mundial e assídua participante desta história. Além disso, falaremos das mais novas tecnologias e lançamentos no cenário de transformações atual.
Ilson Schames é formado em Ciências da Computação na primeira turma da PUC-SP em (1986-1990). Realizou cursos de HPC no technion em Israel (1992) e possui MBA em Marketing pelo IBMEC (2000-2002). Foi analista de sistemas no Hospital de Afula em Israel (1992), analista de sistemas no Incor em SP (1994-1996), realizou diversos projetos em Universidades no Brasil e em empresas como TV Globo, Polícia Federal, Siemens, INPE, ITA, entre outros.
Horário e local: 11/05 (11:30 - 12:00) — Auditório do Prédio 32
Resumo: A HPE possui liderança mundial em Computação de Alto Desempenho, sendo o Supercomputador FRONTIER HPE Cray EX o número 1 do Top 500 (Nov 2022), entre outros Supercomputadores HPE que também integram a lista do Top 500 e serão apresentados para demonstrar a diversidade de arquitetura (CPUs e Aceleradores) e infraestrutura disponíveis na linha de Supercomputadores HPE Cray, que utilizam interconexão Cray Slingshot. Vamos apresentar brevemente também o Portfolio de HPC/AI da HPE.
Mônica Costa é bacharel em Engenharia Eletrônica, com pós-graduação em Estratégia e Gestão Empresarial e Transformação Digital pela PUC-Rio, possui mais de 30 anos de experiência em Computação de Alto Desempenho, iniciando sua carreira na Control Data Corporation (CDC) em 1984 como Engenheira de Suporte de Hardware dos mainframes CDC. Em 1990 a CDC passou a incorporar servidores Silicon Graphics aos mainframes CDC, mesmo período em que a Silicon Graphics (SGI) iniciou suas operações no Brasil, e desde então passou a integrar o time de Engenheira de Suporte/Vendas na SGI, por onde permaneceu por 25 anos. Com a incorporação da SGI pela Hewlett Packard em 2017 assumiu a posição de Especialista em Computação de Alto Desempenho e Inteligência Artificial na HPE, sendo responsável pelas atividade de venda técnica de HPC/AI para a América Latina.
Horário e local: 11/05 (13:30 - 14:30) — Auditório do Prédio 32
Resumo: Falaremos sobre os últimos 10 anos de tecnologia e as tendências para os próximos anos em HPC, Armazenamento e Inteligencia artificial.
Guilherme Friol é especialista em computação com anos de experiência em ambientes computacionais de alta demanda, virtualização e HPC. Atua como consultor em arquitetura e otimização de sistemas de alto desempenho. Desenvolveu projetos relevantes junto a grandes instituições de pesquisa e notórios nomes da computação nacional em machine learning e redes neurais. Entre os projetos estão: Predição de Inibidores de Protease de Cisteína para Agentes Tripanocidas e Câncer (USP); Simulação de controle de veículo espacial e orientação de órbita (LAC-INPE); Pesquisa sobre plasmas astrofísicos e turbulências espaciais (ITA); Pesquisa em Astrofísica e física molecular (UNIVAP), entre outros.
Horário e local: 11/05 (16:30 - 17:30) — Auditório do Prédio 32
Resumo: Soluções e cases de sucesso com Dell e NVIDIA para HPC.
Matheus Rocha é graduado em Ciência da computação pela Unisinos e atualmente auxilia clientes da Dell em sua jornada de transformação digital como especialista técnico de soluções para Data center, responsável pelo desenho de projetos de projetos de armazenamento, IA, HPC entre outras tecnologias.
Horário e local: 12/05 (11:30 - 12:00) — Auditório do Prédio 32
Resumo: Na Globo, os times estão constantemente evoluindo tecnologicamente. Como resultado, novas ferramentas são criadas e novos conhecimentos são compartilhados diariamente. Isso também acontece no time de Backstage Interatividade, que desenvolve aplicações capazes de atender mais de 3,2 milhões de requisições por minuto sem impacto para o usuário final. E estamos sempre buscando novas formas de melhorar o desempenho de nossas aplicações. Nesta apresentação, discutiremos os resultados e limitações observados em uma prova de conceito. Nosso objetivo foi explorar maneiras de reduzir o tempo de resposta entre o servidor de aplicação e o cliente. Para isso, substituímos os recursos exclusivos para cache por técnicas de cache space-efficienty in-memory na aplicação principal e sincronizamos esses dados em um cluster com múltiplos nós.
Gustavo Castro é especialista em Ciência de Dados pela Universidade Norte do Paraná, graduado em Tecnologia em Sistemas para Internet pelo Instituto Federal de Educação Ciência e Tecnologia Sul-rio-grandense. Possui 9 anos de experiência como desenvolvedor, tendo em foco aplicações de larga escala.
Horário e local: 12/05 (13:30 - 14:30) — Auditório do Prédio 32
Resumo: Welcome to a better way to store data. For over 40 years, Seagate has been offering the most innovative and easily integrated storage services built on trust, affordability, and ease. We consistently deliver a seamless experience at the best value. Accelerate Data Center Modernization At Seagate®, we never sacrifice capacity for performance. Now you can consolidate compute and storage in one chassis—easily scaling your data systems while reducing your footprint with our versatile and feature-rich design. A New Category of Intelligent Storage Exos® CORVAULT™ is a high-performance, self-healing block storage system that delivers multi-petabyte capacity, five-nines availability, and hyperscale efficiencies for data center and macro edge environments.
Thiago Haidar é bacharel em Engenharia da Computação com MBA pela FAAP - SP. Possui mais de 20 anos de experiência internacional na área de Projetos Complexos nos segmentos de IT e Telecomunicações com atuação nas áreas de Vendas, Serviços e Consultoria Tecnológica. Atuou por diversas empresas como Ericsson, ZTE, TP-LINK e FiberHome com atuação em projetos de Transformaçao Digital e Expansão de Serviços Digitais em vários paises da America Latina. Hoje atua como Gerente de Vendas de EDS na SEAGATE, tendo como objetivos principais a expansão de vendas e conquista de projetos com relevância para o mercado latino americano.